Processeur vidéo programmable pour la téléphonie mobile eISP, une architecture de calcul très basse consommation à faible empreinte silicium pour le traitement vidéo HD.

Catégorie

Journal Article

Auteurs

Thevenin, M., Paindavoine, M., Letellier, L.

Année

2010

Titre

Processeur vidéo programmable pour la téléphonie mobile eISP, une architecture de calcul très basse consommation à faible empreinte silicium pour le traitement vidéo HD.

Journal / Livre / Conférence

Revue Technique et Science Informatiques

Résumé

CMOS sensors are more and more integrated in consumer products. The images issued from these sensors need to be digitally processed before being displayed. Today, CMOS sensors are associated to dedicated components, thus maintaining the power consumption to a low level. On the opposite side, the use of dedicated components limits the flexibility of the hardware and prevents the development of platforms able to run newer image processing algorithms. This paper describes eISP, a programmable architecture which presents a computational efficiency, a silicon area and a power consumption suitable for the processing of 1080p HD images inside of a mobile phone.

Issue

29

Volume

2

Pages

225-251

Mots-clés

eISP, SplitWay, mobile phone, image, embedded, signal, processor, programmable, high définition, HD, low-power, CMOS, CCD, small silicon footprint, high performance.

‹ Retour à la page précédente